|
07a47340ea
|
修正MDR命名歧义
|
2022-04-10 18:14:00 +08:00 |
|
|
0ac3169c22
|
适配excel表内容、编写两条指令
|
2022-04-10 17:38:31 +08:00 |
|
|
a8f8d38a4f
|
给ALU加上了一堆运算,重新规划了微操作位置,调整ALU单元位置
不再使用左移后加符号位的方式,采用左右串入进位的方式实现双精度左右移。
添加了逻辑与。
|
2022-04-10 11:26:28 +08:00 |
|
|
58d88c6b02
|
将原有ALU寄存器逻辑改为2-4译码
|
2022-04-08 20:56:40 +08:00 |
|
|
777435b2de
|
将CU纠正为微地址形成组件,进一步完善电路图标注
|
2022-04-08 19:32:30 +08:00 |
|
|
3dd900ff87
|
添加了引脚定义
|
2022-04-08 17:06:24 +08:00 |
|
|
90b419379b
|
修正CU的输入,完成整体设计,再次调整总电路
|
2022-04-08 14:14:26 +08:00 |
|
|
3b4f090ab4
|
完成CU,然后再次调整总电路
|
2022-04-08 11:01:52 +08:00 |
|
|
57923355f8
|
进一步压缩空间
|
2022-04-08 09:20:00 +08:00 |
|
|
902e3a3fb2
|
完成MDR,然后挪了挪组件
|
2022-04-07 22:34:50 +08:00 |
|
|
1ed0e02f8e
|
ALU的CP选择
|
2022-04-07 17:35:27 +08:00 |
|
|
cb7280f66f
|
Merge branch 'master' of https://git.sduonline.cn/juzheng/quartus
|
2022-04-07 17:20:54 +08:00 |
|
|
0710801e99
|
CP选择装置
|
2022-04-07 17:20:49 +08:00 |
|
|
b8750847dc
|
优化ALU结构
|
2022-04-07 17:08:33 +08:00 |
|
|
461d5caad4
|
fix JX selector
|
2022-04-07 16:59:52 +08:00 |
|
|
647f444488
|
update register group in machine
|
2022-04-07 16:54:37 +08:00 |
|
|
11bfd0c1e6
|
修改寄存器组
|
2022-04-07 16:47:37 +08:00 |
|
|
fc3da88f19
|
完善B寄存器的功能,删去A寄存器的组合逻辑思路,完成程序状态字的判断电路
|
2022-04-07 15:40:25 +08:00 |
|
|
69262dc207
|
添加输入分组的三选一符号
|
2022-04-07 15:35:09 +08:00 |
|
|
1bdd55d75f
|
upgrade single adder to ALU with adder & shifter
|
2022-04-01 09:59:39 +08:00 |
|
|
68e10b4fd1
|
优化ALU电路结构
|
2022-03-31 17:27:15 +08:00 |
|
|
00bbf8b267
|
add 24_decoder
|
2022-03-31 15:11:28 +08:00 |
|
|
fc7e5d5807
|
move asdf
|
2022-03-30 08:41:24 +08:00 |
|
|
6b95f93bc0
|
update machine
|
2022-03-29 17:10:33 +08:00 |
|
|
cf71b49ea6
|
create machine_alpha
|
2022-03-29 16:52:11 +08:00 |
|